Sistemas Digitais

Informações Gerais

Professor: Abel Guilhermino da Silva Filho

Aula: Quarta: 08:00 - 10:00hs     e     Sexta: 10:00 – 12:00hs

Atendimento: Logo após a aula.

Sala : D003

Avaliação

  •   A avaliação será baseada em provas escritas
  •   Qualquer tentativa de fraude implicará em Nota 0 (zero) para todos os envolvidos
  •   Nota 1 = Primeira Prova (60%) + Projeto1 (40%)
  •   Nota 2 = Segunda Prova (60%) + Projeto2 (40%)

Veja Também

  •   Calendário Provas Área II (link)
  •   Site da Monitoria (link)

 

Avisos

Data

Listagem de Avisos

27/02

Verifique as datas importantes no Calendário Acadêmico da Graduação.

 

Objetivos

Estudar conceitos básicos sobre Sistemas Digitais. Neste curso será visto codificação numérica e simbólica; operações lógicas, portas lógicas, álgebra de Boole, circuitos combinacionais e seqüenciais, mapas de karnaugh. Adicionalmente será visto uma linguagem para descrever hardware (VHDL/SystemVerilog). O Curso será dividido em aulas teóricas e práticas laboratoriais. Os alunos terão acesso a monitores para resolução de exercícios. Outras informações tais como provas anteriores e informações de monitorias podem ser obtidas aqui.

Bibliografia

·     Ronald J. Tocci, Neal S. Widmer e Gregory L. Moss. “Sistemas Digitais – Princípios e Aplicações”, 10ª Edição. Prentice Hall.

·     Ercegovac, M.; Lang, T.; Moreno, J.H. “Introdução A Sistemas Digitais”. Porto Alegre, Ed. Bookman, 2000.

·     Roberto D’Amore. “VHDL Descrição e Síntese de Circuitos Digitais”. LTC 2005.

·     http://www.cin.ufpe.br/~if675

·     Decodificador Teclado () + ScanCode (ScanCode

).

Calendário

Aulas

Data

Conteúdo

Download

2

31/03

Introdução à Sistemas Digitais; Visão sobre Sistemas Embarcados

Aula1

4

02/04

Evolução dos Computadores; Representação Digital

Aula2

6

07/04

Álgebra de Boole

Aula3

8

09/04

Mintermos e Maxtermos; Teorema De Morgan

Aula4

10

14/04

Arranjos + Quartus II

Aula6

12

17/04

Mapas de Karnaugh

Mapas com mais variáveis  (aqui)

Aula5

12

21/04

FERIADO

 

14

23/04

Decodificadores

Comparadores

Aula7

Aula10

16

28/04

Multiplexadores e Demultiplexadores

Aula8

Aula9

18

30/04

Circuitos Aritméticos (Somador e Subtrador)

Aula11

Aula12

20

05/05

Circuitos Aritméticos (Multiplicador e Divisor)

Aula13

22

07/05

Especificação Projeto (Primeira Unidade)

Projeto1

24

12/05

Laboratório Exercícios + Projeto

 

26

14/05

1ª Prova (Prova Escrita - 60% da nota)

 

28

19/05

Verilog (Module)

Aula14

30

21/05

Verilog (Processos)

      Aula16

32

26/05

Entrega do Primeiro Projeto (40% da nota)

 

34

28/05

Entrega do Primeiro Projeto (40% da nota)

 

36

02/06

Latches e Flip Flops

Aula15

38

04/06

Registradores

Aula17

40

09/06

Contadores

Aula18

42

11/06

Máquinas de Estados Finitos (FSM)

      Aula19

44

16/06

Aula sobre CPU

Aula20

46

18/06

Especificação Segundo Projeto

Projeto2

46

23/06

JOGO

 

46

25/06

Não haverá aula

 

48

30/06

2ª Prova (Prova Escrita)

 

50

02/07

Defesa Segundo Projeto (40% da nota)

 

52

07/07

Segunda Chamada (Assunto Todo - 60% da nota)

 

54

09/07

 

 

56

14/07

Prova Final